電氣性能測試DDR3測試聯(lián)系人

來源: 發(fā)布時間:2025-05-15

DDR 規(guī)范的 DC 和 AC 特性

眾所周知,對于任何一種接口規(guī)范的設(shè)計(jì),首先要搞清楚系統(tǒng)中傳輸?shù)氖鞘裁礃拥男盘?,也就是?qū)動器能發(fā)出什么樣的信號,接收器能接受和判別什么樣的信號,用術(shù)語講,就是信號的DC和AC特性要求。

在DDR規(guī)范文件JEDEC79R的TABLE6:ELECTRICALCHARACTERISTICSANDDOOPERATINGCONDITIONS」中對DDR的DC有明確要求:VCC=+2.5v+0.2V,Vref=+1.25V+0.05VVTT=Vref+0.04V.

在我們的實(shí)際設(shè)計(jì)中,除了要精確設(shè)計(jì)供電電源模塊之外,還需要對整個電源系統(tǒng)進(jìn)行PI仿真,而這是高速系統(tǒng)設(shè)計(jì)中另一個需要考慮的問題,在這里我們先不討論它,暫時認(rèn)為系統(tǒng)能夠提供穩(wěn)定的供電電源。 DDR3一致性測試是否適用于雙通道或四通道內(nèi)存配置?電氣性能測試DDR3測試聯(lián)系人

電氣性能測試DDR3測試聯(lián)系人,DDR3測試

時序要求:DDR系統(tǒng)中的內(nèi)存控制器需要遵循DDR規(guī)范中定義的時序要求來管理和控制內(nèi)存模塊的操作。時序要求包括初始時序、數(shù)據(jù)傳輸時序、刷新時序等,確保內(nèi)存模塊能夠按照規(guī)范工作,并實(shí)現(xiàn)穩(wěn)定的數(shù)據(jù)傳輸和操作。容量與組織:DDR系統(tǒng)中的內(nèi)存模塊可以有不同的容量和組織方式。內(nèi)存模塊的容量可以根據(jù)規(guī)范支持不同的大小,如1GB、2GB、4GB等。內(nèi)存模塊通常由多個內(nèi)存芯片組成,每個內(nèi)存芯片被稱為一個芯粒(die),多個芯??梢越M成密集的內(nèi)存模塊。兼容性:DDR技術(shù)考慮了兼容性問題,以確保DDR內(nèi)存模塊能夠與兼容DDR接口的主板和控制器正常配合。例如,保留向后兼容性,允許支持DDR接口的控制器在較低速度的DDR模式下工作。電氣性能測試DDR3測試聯(lián)系人DDR3一致性測試是否會提前壽命內(nèi)存模塊?

電氣性能測試DDR3測試聯(lián)系人,DDR3測試

單擊Next按鈕,出現(xiàn)Setup Trace Check Wizard窗口,確保網(wǎng)絡(luò)組的所有網(wǎng)絡(luò)都被選中, 單擊Finish按鈕。

  單擊Save File with Error Check保存文件,保存結(jié)束后,單擊Start Simulation開始仿 真。仿真完成后,仿真結(jié)果包括Workflow中Results and Report的所有內(nèi)容。如果在Setup Trace Check Parameters 的步驟 net selection 時選的是 check all signal nets 或者 check all enabled signal nets 模式,那么仿真結(jié)果只有 Net Impedance Summary 和 Net Co叩ling Summaryo

  單擊Net Impedance Summary,出現(xiàn)阻抗總結(jié)表格,包括網(wǎng)絡(luò)序號、網(wǎng)絡(luò)名稱、無參 考平面的走線數(shù)目、回流不連續(xù)的走線數(shù)目、過孔數(shù)目、比較大阻抗值、小阻抗值、主導(dǎo)阻 抗值、主導(dǎo)阻抗走線長度百分比、走線總長度、走線延時。

DDR 規(guī)范的時序要求

在明確了規(guī)范中的 DC 和 AC 特性要求之后,下一步,我們還應(yīng)該了解規(guī)范中對于信號的時序要求。這是我們所設(shè)計(jì)的 DDR 系統(tǒng)能夠正常工作的基本條件。

在規(guī)范文件中,有很多時序圖,筆者大致計(jì)算了一下,有 40 個左右。作為高速電路設(shè)計(jì)的工程師,我們不可能也沒有時間去做全部的仿真波形來和規(guī)范的要求一一對比驗(yàn)證,那么哪些時序圖才是我們關(guān)注的重點(diǎn)?事實(shí)上,在所有的這些時序圖中,作為 SI 工程師,我們需要關(guān)注的只有兩個,那就是規(guī)范文件的第 69 頁,關(guān)于數(shù)據(jù)讀出和寫入兩個基本的時序圖(注意,這里的讀出和寫入是從 DDR 控制器,也即 FPGA 的角度來講的)。為方便讀者閱讀,筆者把這兩個時序圖拼在了一起,而其他的時序圖的實(shí)現(xiàn)都是以這兩個圖為基礎(chǔ)的。在板級系統(tǒng)設(shè)計(jì)中,只要滿足了這兩個時序圖的質(zhì)量,其他的時序關(guān)系要求都是對這兩個時序圖邏輯功能的擴(kuò)展,應(yīng)該是 DDR 控制器的邏輯設(shè)計(jì)人員所需要考慮的事情。 DDR3一致性測試是否需要經(jīng)常進(jìn)行?

電氣性能測試DDR3測試聯(lián)系人,DDR3測試

DDR3拓?fù)浣Y(jié)構(gòu)規(guī)劃:Fly?by拓?fù)溥€是T拓?fù)?

DDR1/2控制命令等信號,均采用T拓?fù)浣Y(jié)構(gòu)。到了 DDR3,由于信號速率提升,當(dāng)負(fù) 載較多如多于4個負(fù)載時,T拓?fù)湫盘栙|(zhì)量較差,因此DDR3的控制命令和時鐘信號均釆用 F拓?fù)?。下面是在某?xiàng)目中通過前仿真比較2片負(fù)載和4片負(fù)載時,T拓?fù)浜虵ly-by拓 撲對信號質(zhì)量的影響,仿真驅(qū)動芯片為Altera芯片,IBIS文件 為顆粒為Micron顆粒,IBIS模型文件為。

分別標(biāo)示了兩種拓?fù)湎碌姆抡娌ㄐ魏脱蹐D,可以看到2片負(fù)載 時,F(xiàn)ly-by拓?fù)鋵DR3控制和命令信號的改善作用不是特別明顯,因此在2片負(fù)載時很多 設(shè)計(jì)人員還是習(xí)慣使用T拓?fù)浣Y(jié)構(gòu)。 DDR3內(nèi)存的一致性測試是否適用于特定應(yīng)用程序和軟件環(huán)境?電氣性能測試DDR3測試聯(lián)系人

是否可以通過調(diào)整時序設(shè)置來解決一致性問題?電氣性能測試DDR3測試聯(lián)系人

那么在下面的仿真分析過程中,我們是不是可以就以這兩個圖中的時序要求作為衡量標(biāo)準(zhǔn)來進(jìn)行系統(tǒng)設(shè)計(jì)呢?答案是否定的,因?yàn)殡m然這個時序是規(guī)范中定義的標(biāo)準(zhǔn),但是在系統(tǒng)實(shí)現(xiàn)中,我們所使用的是Micron的產(chǎn)品,而后面系統(tǒng)是否能夠正常工作要取決干我們對Micron芯片的時序控制程度。所以雖然我們通過閱讀DDR規(guī)范文件了解到基本設(shè)計(jì)要求,但是具體實(shí)現(xiàn)的參數(shù)指標(biāo)要以Micron芯片的數(shù)據(jù)手冊為準(zhǔn)。換句話說,DDR的工業(yè)規(guī)范是芯片制造商Micron所依據(jù)的標(biāo)準(zhǔn),而我們設(shè)計(jì)系統(tǒng)時,既然使用了Micron的產(chǎn)品,那么系統(tǒng)的性能指標(biāo)分析就要以Micron的產(chǎn)品為準(zhǔn)。所以,接下來的任務(wù)就是我們要在Micron的DDR芯片手冊和作為控制器的FPGA數(shù)據(jù)手冊中,找到類似的DDR規(guī)范的設(shè)計(jì)要求和具體的設(shè)計(jì)參數(shù)。電氣性能測試DDR3測試聯(lián)系人