(10)關(guān)鍵的線要盡量粗,并在兩邊加上保護地。高速線要短而直。(11)元件引腳盡量短,去耦電容引腳盡量短,去耦電容使用無引線的貼片電容。(12)對A/D類器件,數(shù)字部分與模擬部分地線寧可統(tǒng)一也不要交*。(13)時鐘、總線、片選信號要遠離I/O線和接插件。(14)模擬電壓輸入線、參考電壓端要盡量遠離數(shù)字電路信號線,特別是時鐘。(15)時鐘線垂直于I/O線比平行I/O線干擾小,時鐘元件引腳需遠離I/O電纜。(16)石英晶體下面以及對噪聲敏感的器件下面不要走線。(17)弱信號電路,低頻電路周圍不要形成電流環(huán)路。(18)任何信號都不要形成環(huán)路,如不可避免,讓環(huán)路區(qū)盡量小盡可能縮短高頻元器件之間的連接,設(shè)法減少他們的分布參數(shù)及和相互間的電磁干擾。武漢設(shè)計PCB培訓(xùn)
更密集的PCB、更高的總線速度以及模擬RF電路等等對測試都提出了前所未有的挑戰(zhàn),這種環(huán)境下的功能測試需要認真的設(shè)計、深思熟慮的測試方法和適當?shù)墓ぞ卟拍芴峁┛尚诺臏y試結(jié)果。在同夾具供應(yīng)商打交道時,要記住這些問題,同時還要想到產(chǎn)品將在何處制造,這是一個很多測試工程師會忽略的地方。例如我們假定測試工程師身在美國的加利福尼亞,而產(chǎn)品制造地卻在泰國。測試工程師會認為產(chǎn)品需要昂貴的自動化夾具,因為在加州廠房價格高,要求測試儀盡量少,而且還要用自動化夾具以減少雇用高技術(shù)高工資的操作工。但在泰國,這兩個問題都不存在,讓人工來解決這些問題更加便宜,因為這里的勞動力成本很低,地價也很便宜,大廠房不是一個問題。因此有時候設(shè)備在有的國家可能不一定受歡迎。武漢打造PCB培訓(xùn)加工大面積敷銅設(shè)計時敷銅上應(yīng)有開窗口,加散熱孔,并將開窗口設(shè)計成網(wǎng)狀。
設(shè)計規(guī)劃設(shè)計規(guī)劃子流程:梳理功能要求→確認設(shè)計要求→梳理設(shè)計要求。梳理功能要求(1)逐頁瀏覽原理圖,熟悉項目類型。項目類型可分為:數(shù)字板、模擬板、數(shù)模混合板、射頻板、射頻數(shù)模混合板、功率電源板、背板等,依據(jù)項目類型逐頁查看原理圖梳理五大功能模塊:輸入模塊、輸出模塊、電源模塊、信號處理模塊、時鐘及復(fù)位模塊。(2)器件認定:在單板設(shè)計中,承擔信號處理功能器件,或因體積較大,直接影響布局布線的器件。如:FPGA,DSP,A/D芯片,D/A芯片,恒溫晶振,時鐘芯片,大體積電源芯片。確認設(shè)計要求(1)客戶按照《PCBLayout業(yè)務(wù)資料及要求》表格模板,規(guī)范填寫,信息無遺漏;可以協(xié)助客戶梳理《PCBLayout業(yè)務(wù)資料及要求》表格,經(jīng)客戶確認后,則直接采納。(2)整理出正確、完整的信號功能框圖。(3)按照《PCB Layout業(yè)務(wù)資料及要求》表格確認整版電源,及各路分支的電源功耗情況,根據(jù)電源流向和電流大小,列出電流樹狀圖,經(jīng)客戶確認后,予以采納。
元件排列原則(1)在通常條件下,所有的元件均應(yīng)布置在PCB的同一面上,只有在頂層元件過密時,才能將一些高度有限并且發(fā)熱量小的元件(如貼片電阻、貼片電容、貼片IC等)放在底層。(2)在保證電氣性能的前提下,元件應(yīng)放置在柵格上且相互平行或垂直排列,以求整齊、美觀。一般情況下不允許元件重疊,元件排列要緊湊,輸入元件和輸出元件盡量分開遠離,不要出現(xiàn)交叉。(3)某些元件或?qū)Ь€之間可能存在較高的電壓,應(yīng)加大它們的距離,以免因放電、擊穿而引起意外短路,布局時盡可能地注意這些信號的布局空間。(4)帶高電壓的元件應(yīng)盡量布置在調(diào)試時手不易觸及的地方。(5)位于板邊緣的元件,應(yīng)該盡量做到離板邊緣有兩個板厚的距離。(6)元件在整個板面上應(yīng)分布均勻,不要這一塊區(qū)域密,另一塊區(qū)域疏松,提高產(chǎn)品的可靠性。幫助學(xué)員不斷更新知識和技能,適應(yīng)行業(yè)的快速變化。
DDR的PCB布局、布線要求1、DDR數(shù)據(jù)信號線的拓撲結(jié)構(gòu),在布局時保證緊湊的布局,即控制器與DDR芯片緊湊布局,需要注意DDR數(shù)據(jù)信號是雙向的,串聯(lián)端接電阻放在中間可以同時兼顧數(shù)據(jù)讀/寫時良好的信號完整性。2、對于DDR信號數(shù)據(jù)信號DQ是參考選通信號DQS的,數(shù)據(jù)信號與選通信號是分組的;如8位數(shù)據(jù)DQ信號+1位數(shù)據(jù)掩碼DM信號+1位數(shù)據(jù)選通DQS信號組成一組,如是32位數(shù)據(jù)信號將分成4組,如是64位數(shù)據(jù)信號將分成8組,每組里面的所有信號在布局布線時要保持拓撲結(jié)構(gòu)的一致性和長度上匹配,這樣才能保證良好的信號完整性和時序匹配關(guān)系,要保證過孔數(shù)目相同。數(shù)據(jù)線同組(DQS、DM、DQ[7:0])組內(nèi)等長為20Mil,不同組的等長范圍為200Mil,時鐘線和數(shù)據(jù)線的等長范圍≤1000Mil。模擬電壓輸入線、參考電壓端要盡量遠離數(shù)字電路信號線,特別是時鐘。武漢設(shè)計PCB培訓(xùn)銷售電話
除了理論知識和實踐技能的培養(yǎng),綜合素質(zhì)的提升也是PCB培訓(xùn)的重要目標之一。武漢設(shè)計PCB培訓(xùn)
如果設(shè)計的電路系統(tǒng)中包含F(xiàn)PGA器件,則在繪制原理圖前必需使用Quartus II軟件對管腳分配進行驗證。(FPGA中某些特殊的管腳是不能用作普通IO的)。2、4層板從上到下依次為:信號平面層、地、電源、信號平面層;6層板從上到下依次為:信號平面層、地、信號內(nèi)電層、信號內(nèi)電層、電源、信號平面層。6層以上板(優(yōu)點是:防干擾輻射),優(yōu)先選擇內(nèi)電層走線,走不開選擇平面層,禁止從地或電源層走線(原因:會分割電源層,產(chǎn)生寄生效應(yīng))。3、多電源系統(tǒng)的布線:如FPGA+DSP系統(tǒng)做6層板,一般至少會有3.3V+1.2V+1.8V+5V。3.3V一般是主電源,直接鋪電源層,通過過孔很容易布通全局電源網(wǎng)絡(luò);武漢設(shè)計PCB培訓(xùn)